为什么是RISC

・2 分钟阅读

为什么是RISC-V?

RISC-V是一个开放的ISA(指令集体系结构),为处理器体系结构的创新开创了新纪元,RISC-V基金会由200个上的成员公司组成,这是该技术的主要优点。

  • 软件架构师/固件工程师/软件开发员
    • RISC-V不仅仅是一个开放的ISA,它也是一个冻结的ISA ,基本指令被冻结,并且被批准的可选扩展也被冻结,由于ISA的稳定性,软件开发可以满怀信心地应用到RISC-V,你的投资将被保留,为RISC-V编写的软件将永远在所有类似的RISC-V内核上运行,冻结ISA为软件管理者提供了坚实的基础,以维持他们的软件投资,由于RISC-V ISA是开放的,这将向硬件工程师提供比处理器实现更灵活的,有了这种能力,软件架构师可以在最终的硬件实现中变得更有影响力。他们可以为硬件设计人员提供输入,使RISC-V核心更加以软件为中心。
  • 首席技术官/芯片设计师/系统架构师
    • 创新是RISC-V的关键推动因素,因为ISA是开放的,所以,它相当于拥有微型架构许可证的人,可以在与其他设计完全兼容的同时优化低功耗,性能,安全性,等等的设计,因为对硬件实现有更多的控制权,所以,架构的所有技术接收者都可以比以前更早的时间点提出建议。结果是一个解决方案,它有明显的妥协,RISC-V还支持需要特定加速或特殊功能的设计的自定义指令,
  • 主板设计师
    • 除了冻结的ISA好处,RISC-VISA还可以提供一些额外的好处,例如,如果工程师在FPGA中实现软RISC-V内核,那么通常使用RTL源代码,由于RISC-V是免费的,从FPGA到基于FPGA的或其他FPGA无需任何软件修改,这将产生重大的灵活性,从信任角度关注安全性的设计人员也会欣赏RISC-V。当RTL源代码可用时,可以进行深度检查,通过检查RTL的能力,可以建立信任。
George profile image